signal integrity toolbox™ 提供多种函数和 app,用于设计高速串行和并行链路。您可以生成涵盖多个参数的试验,提取设计指标,以及可视化波形和结果。您可以通过分析发射机、接收机和通道交互来预测工作裕量和链路性能。
该工具箱支持符合标准的 ibis-ami 模型,可用于统计和时域仿真,以分析均衡和时钟还原。您可以使用多端口 s 参数数据、ibis、hspice 和解析模型来描述通道。
您可以使用 signal integrity toolbox 分析波形和眼图并测量通道质量,同时观察 isi、抖动和噪声等影响。您可以在频域中分析通道的插入损耗、回波损耗和串扰,并验证是否符合行业标准,包括 ieee® 802.3、oif、pcie 和 ddr。
在布局之前,您可以评估各项权衡方案,并优化并行和串行链路的成本、性能、可靠性和合规性。然后,您可以对系统进行布局后验证,并将仿真结果与测量数据相关联。
ibis-ami 模型仿真
在 serdes toolbox™ 中使用 signal integrity link 对话框构建和导入 ibis-ami 模型,从而简化您的工作流程。您也可以使用第三方 ic 公司提供的 ibis-ami 模型来分析串行和并行链路性能。